글 수 369
make 파일 내에서 소스파일(*.c)로부터 오브젝트파일(*.o)을 만드는 과정을 일일이 작성하는 것은 매우 번거로운 일이다. 따라서 이런 경우 접미사 규칙을 사용할 수 있다.
makefile < makefile 작성> |
1: OBJ=main_test.o func1.o func2.o 2: test : $(OBJ) 3: cc -o $@ $^ 4: .c.o: 5: cc -c $(CFLAGS) $< 6: clean: 7: rm $(OBJ) |
$(CFLAGS)를 이용하여 디버깅 옵션을 주려면 다음과 같이 한다.
$ make CFLAGS="-g"
cc -c -g main_test.c
cc -c -g func1.c
cc -c -g func2.c
cc -o test
.
c.o 와 같이 자주 사용되는 접미사 규칙은 make안에 내장되어 있으므로 암시적 규칙에 의존해 사용할 수 있다. 하지만 make안에 내장되지 않은 규칙일 경우에는 접미사 규칙을 사용해 규칙을 지정해야 한다.